販売終了のお知らせ

SUZAKU シリーズ販売終了のお知らせ > 詳細情報


SZ410-U00 FPGAスライス数低減プロジェクト公開

従来SZ410-U00はデフォルトプロジェクトでスライス数を85%消費していました。
このたび、消費スライス数を65%に低減したプロジェクトを作成しましたので公開いたします。
従来のFPGAプロジェクト 新FPGAプロジェクト

合わせてLinuxのカーネルの設定を変更し、イメージを作り直す必要があります。 詳しくは「SZ410-U00 新FPGAプロジェクト(スライス数低減版)Linuxイメージの作成方法」をご覧ください。

なお、主な変更点は以下のとおり。

従来のFPGAプロジェクト 新しいFPGAプロジェクト
FPGAプロジェクト 20071214以前 20080118
メモリコントローラ PLB-DDR2 MPMC3
TEMACインターフェース PLB-TEMAC OCM-TEMAC
PLBバスのバージョン V34 V46
OPBバスの有無
メモリクロック 300MHz(DDR2) 350MHz(DDR2)

注意!
ISE9.2i EDK9.2i以降適用
2008/2/1現在、本プロジェクトはスターターキットおよびA/Dボードには対応しておりません。後日対応いたします。